min

Tags in dit artikel

Het ziet ernaar uit dat de toekomstige dual core chips van AMD en Intel gebruik zullen maken van afzonderlijke caches voor elke core. Deze constructie wijkt af van die van IBM, dat als eerste op de proppen kwam met een dual core serverchip in de Power 4. Beide cores van de Power 4 maakten gebruik van hetzelfde cache-geheugen. De twee belangrijkste redenen voor deze beslissing van AMD en Intel zijn de kortere productietijd en de mindere complexiteit van de chips.

Volgens Cameron McNairy, een onderzoeker ten huize Intel, zegt dat de Montecito-core uitgerust zal zijn met 1MB L2- en 12MB L3-cache. Tot op heden had Intel echter steeds beweerd dat deze nieuwe chip zou beschikken over 24MB L2-cache. Om de lijn door te trekken, beschikt de dual core Opteron eveneens over twee gescheiden caches. Dit weet AMD-onderzoeker Marius Evers te melden. Twee cores op één chip hebben een positieve invloed op de prestaties, maar het gebruik van slechts één cache op de chip zou ervoor zorgen dat beide processoren sneller de data kunnen benaderen dan in het geval van twee afzonderlijke caches. Echter bespaart het gescheiden geheugen de chipfabrikanten heel wat werk.

We bedanken DenkiGroove voor het insturen van dit nieuwsbericht!